國產(chǎn)EDA反擊 芯華章推出自主數(shù)字芯片驗(yàn)證AI大模型

時(shí)間:2025-06-06

來源:電子技術(shù)應(yīng)用

導(dǎo)語:6月5日消息,美國突然掐斷了國產(chǎn)芯片的EDA供應(yīng),Cadence、Synopsys、西門子三大廠全部被迫停止供應(yīng),不過這也是美國再次“助攻”國產(chǎn)科技行業(yè),國產(chǎn)EDA廠商迎來了新機(jī)遇。

  6月5日消息,美國突然掐斷了國產(chǎn)芯片的EDA供應(yīng),Cadence、Synopsys、西門子三大廠全部被迫停止供應(yīng),不過這也是美國再次“助攻”國產(chǎn)科技行業(yè),國產(chǎn)EDA廠商迎來了新機(jī)遇。

  面向國家在集成電路EDA領(lǐng)域的重大需求,芯華章攜手全國首家集成電路設(shè)計(jì)領(lǐng)域國家級創(chuàng)新中心——EDA國創(chuàng)中心,共同推出具有完全自主IP知識產(chǎn)權(quán)的、基于LLM(大語言模型)的數(shù)字芯片驗(yàn)證大模型ChatDV。

  目前,ChatDV已經(jīng)開放免費(fèi)試用。

  芯華章已經(jīng)在系統(tǒng)級驗(yàn)證領(lǐng)域建立起完整的數(shù)字驗(yàn)證全流程工具鏈,擁有超200件專利申請,服務(wù)包括芯擎科技、黑芝麻、燧原科技、飛騰、中科院軟件所、天數(shù)智芯、芯來科技、加特蘭微電子、鯤云科技、曦智科技等數(shù)十家業(yè)內(nèi)知名企業(yè)。

  EDA國創(chuàng)中心審慎評估后,選用芯華章GalaxSim高性能邏輯仿真工具,用于大模型生成代碼的仿真驗(yàn)證,選用GalaxFV形式化驗(yàn)證工具,用于針對故障代碼的反例數(shù)據(jù)收集,通過深度融合AI技術(shù)與設(shè)計(jì)驗(yàn)證,革新了傳統(tǒng)芯片驗(yàn)證各個(gè)環(huán)節(jié)的工作模式。

  據(jù)悉,芯華章GalaxSim在性能上已經(jīng)和國際主流仿真器相當(dāng),并原生支持鯤鵬、飛騰等國產(chǎn)服務(wù)器,且已在多個(gè)基于ARM平臺(tái)的國產(chǎn)構(gòu)架上測試通過。

  在深度融合項(xiàng)目實(shí)踐中,芯華章與中興微電子、EDA國創(chuàng)中心合作發(fā)布《LLM based SVA Generation with Formal Evaluation》、《Automated SVA Generation with LLMs》,并成功入選2025 DVCon China論文。

  這些研究成果錨定AI驅(qū)動(dòng)驗(yàn)證技術(shù)前沿,既深入解析復(fù)雜斷言生成系統(tǒng)如何借助LLM實(shí)現(xiàn)效率突破的技術(shù)細(xì)節(jié),也全面探討國產(chǎn)大模型在EDA領(lǐng)域規(guī)?;瘧?yīng)用的方法論,為行業(yè)貢獻(xiàn)了可復(fù)用的技術(shù)路徑與實(shí)踐參考。

  基于芯華章驗(yàn)證技術(shù),ChatDV能夠自動(dòng)完成斷言SVA、測試向量TB、參照模型Reference Model的生成,以及RTL代碼錯(cuò)誤自動(dòng)調(diào)試,使芯片開發(fā)效率提升超過10倍,驗(yàn)證成本降低10倍。

  在NVIDIA等學(xué)術(shù)與工業(yè)級測試中,ChatDV表現(xiàn)卓越,在300多個(gè)基準(zhǔn)上實(shí)現(xiàn)語法糾錯(cuò)率100%,功能糾錯(cuò)率83%。

  另外,芯華章與中興微電子聯(lián)合研發(fā)基于LLM的SVA生成,打造出具有差異化優(yōu)勢產(chǎn)品GalaxFV,解決在高性能處理器芯片設(shè)計(jì)中,復(fù)雜時(shí)序邏輯的手工編寫耗時(shí)耗力、容易因邊界條件遺漏導(dǎo)致驗(yàn)證漏洞的問題。

  在中興微的項(xiàng)目實(shí)測中,GlaxyFV展現(xiàn)出了強(qiáng)大的場景適配能力,而且復(fù)雜斷言開發(fā)效率提升40%以上,原本需要3天的調(diào)試周期縮短至數(shù)小時(shí)。

  EDA國創(chuàng)中心,即國家集成電路設(shè)計(jì)自動(dòng)化技術(shù)創(chuàng)新中心,是國家科技部2022年12月批準(zhǔn)成立的我國集成電路設(shè)計(jì)領(lǐng)域首個(gè)國家級技術(shù)創(chuàng)新中心,聚焦下一代EDA技術(shù)突破,以“智能EDA——計(jì)算一切電路”為理念,合成海量集成電路設(shè)計(jì)數(shù)據(jù),研制電路生成專用工具,創(chuàng)新基于AI大模型的集成電路設(shè)計(jì)新范式。

  另外,EDA/IP龍頭企業(yè)上海合見工業(yè)軟件也免費(fèi)開放了關(guān)鍵產(chǎn)品試用與評估服務(wù)。

  首期可免費(fèi)申請?jiān)囉玫能浖ǎ?/p>

  數(shù)字驗(yàn)證EDA:

  國產(chǎn)首款高性能數(shù)字驗(yàn)證仿真器UniVista Simulator(簡稱UVS)

  國產(chǎn)自主一站式開放調(diào)試平臺(tái)UniVista Debugger(簡稱“UVD”)

  虛擬原型設(shè)計(jì)與仿真工具套件UniVista V-Builder/vSpace

  DFT全流程:

  國產(chǎn)可測性設(shè)計(jì)(DFT)全流程平臺(tái)UniVista Tespert(BSCAN、MBIST、ATPG、DIAG、YIELD)

  系統(tǒng)級設(shè)計(jì)軟件:

  國產(chǎn)首款高端大規(guī)模PCB設(shè)計(jì)平臺(tái)UniVista Archer(包含一體化PCB設(shè)計(jì)環(huán)境UniVista Archer PCB和板級系統(tǒng)電路原理設(shè)計(jì)輸入環(huán)境UniVistaArcher Schematic)

  合見工軟現(xiàn)有產(chǎn)品已覆蓋數(shù)字芯片EDA工具、系統(tǒng)級工具及高端IP,是國內(nèi)唯一一家可以完整覆蓋數(shù)字芯片驗(yàn)證全流程,同時(shí)提供先進(jìn)工藝高速互聯(lián)IP的國產(chǎn)EDA公司。

  同時(shí),合見工軟的客戶數(shù)量已超過200家,服務(wù)國內(nèi)絕大多數(shù)高端芯片設(shè)計(jì)企業(yè),對數(shù)字大芯片公司關(guān)鍵項(xiàng)目的支持經(jīng)驗(yàn)豐富,EDA軟件經(jīng)過了諸多實(shí)際項(xiàng)目的打磨迭代,技術(shù)支持服務(wù)團(tuán)隊(duì)水平過硬,快速支撐國產(chǎn)高端芯片設(shè)計(jì)需求,目標(biāo)全面解決核心卡脖子問題。


AI
中傳動(dòng)網(wǎng)版權(quán)與免責(zé)聲明:

凡本網(wǎng)注明[來源:中國傳動(dòng)網(wǎng)]的所有文字、圖片、音視和視頻文件,版權(quán)均為中國傳動(dòng)網(wǎng)(m.y3602.cn)獨(dú)家所有。如需轉(zhuǎn)載請與0755-82949061聯(lián)系。任何媒體、網(wǎng)站或個(gè)人轉(zhuǎn)載使用時(shí)須注明來源“中國傳動(dòng)網(wǎng)”,違反者本網(wǎng)將追究其法律責(zé)任。

本網(wǎng)轉(zhuǎn)載并注明其他來源的稿件,均來自互聯(lián)網(wǎng)或業(yè)內(nèi)投稿人士,版權(quán)屬于原版權(quán)人。轉(zhuǎn)載請保留稿件來源及作者,禁止擅自篡改,違者自負(fù)版權(quán)法律責(zé)任。

如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。

關(guān)注伺服與運(yùn)動(dòng)控制公眾號獲取更多資訊

關(guān)注直驅(qū)與傳動(dòng)公眾號獲取更多資訊

關(guān)注中國傳動(dòng)網(wǎng)公眾號獲取更多資訊

最新新聞
查看更多資訊

熱搜詞
  • 運(yùn)動(dòng)控制
  • 伺服系統(tǒng)
  • 機(jī)器視覺
  • 機(jī)械傳動(dòng)
  • 編碼器
  • 直驅(qū)系統(tǒng)
  • 工業(yè)電源
  • 電力電子
  • 工業(yè)互聯(lián)
  • 高壓變頻器
  • 中低壓變頻器
  • 傳感器
  • 人機(jī)界面
  • PLC
  • 電氣聯(lián)接
  • 工業(yè)機(jī)器人
  • 低壓電器
  • 機(jī)柜
回頂部
點(diǎn)贊 0
取消 0